• Aucun résultat trouvé

Description et applications

Ces deux circuits C-MOS compren-nent tous les éléments classiques d'un régulateur, ainsi que les circuits de protection :

(fig. 1 et 2)

- la référence« band gap >> ( 1,3 V en-viron);

- un amplificateur d'erreur (A) com-mandant soit deux MOS canal N (ICL 7664), soit un MOS canal P, doublé d'un transistor NPN monté en suiveur (ICL 7663). Cette deriére configura-tion permet un gain plus élevé, ainsi qu'une impédance de sortie plus fai-ble ;

- la logique de contrôle de l'inhi bi-tion, commandée par l'intermédiaire d'un MOS : les réqulateurs sont

pas-Suite page

50

8

1 - - -- - 0

2 SEN (mesure 15) - - - - ---<>6 VSET

(mesure\•_;)

3-5 SHON ,.__ _ _ _ _ _ _ _ _ _ -oltéléc:omll'élrdel

0---<---...

- ---oov

Fig. 3. - Alimentation triplexée. Fig. 2. - Synoptique de l"ICL 7664.

Bus de données

+SV 8 +Vf: 3

Vs1 V+

Vs2 2

1,8Mfi

ICL7663 Afficheur LCO triplexe

VsET 6

\CM7223

l "'-I/ I l "'-1 / I l "'- 1 / I

300kfl

Vrc 7

l/ 1 "'-I l / 1 "'-11 / l"'-I

av 2,7Mfi

av 1.

VOJSP GNO

OVE OV5

+ '✓E 8 SEN 1

2 RUM +VS 8

s

V52 SHON R1

V51 3

0,01.7 µF ICL7663

VTc 7

R2 0,0l.7 µF VSET 6

\CL 7661. 7 +

+ vs,

VSET 6 Rz

R1 V52 -Vs

SHON

SEN 2

OVE 5 ovs -VE

1. Vi~

Fig. 4. - Montages de base des ICL 7663 et 7664.

PAGE 48 - ELECTRONIQUE APPLICATIONS N° 34

•Vs

3 RUM

8 2 R2

R3

ICL7663 +

6 Cs

M/A 5

R1

0 Vs

Fig. 5. - Montage avec transistor PNP.

8 R4 R2

R3

ICL 7663 6

R6 5 Cs

R1 4

C1

RS

OV[o---..._---<1>---'---'----<~--....;_---oOV5

Fig. 6. - Montage avec disjonction en cas de court-circuit.

+ V E o --1,---,---.,..--r---;

1 1 1 1

1

1 +

t--•

- Î - -o'Js=-VE (a)

ICM7555 +

(b)

_____ _., _____ _., ___ ...__--a ov

Fig. 7. - (a) Montage théorique - (b) Convertisseur positif-négatif.

ELECTRONIQUE APPLICATIONS N° 34 - PAGE 49

r - - - ~ -- - -- -- - -- - + - - - ----<>V+ 8

Oscillateur 7

6 Basse tension

Fig. 8. - Synoptique de l'ICL 7660.

Oscillateur et diviseur par 2

Alimentation

+ 5 Vo---'' - - --.

8 V+

Translateur bas niveau

+SV

Q1

2

5

Vs

8 +10V

ICL7fi>O

Vs 5 ICL7660

-SV

Ose +

dVo-- - - + - - - - ~ -_,, 6

ov

Fig. 9. - Générateur de tension négative gauche) et doubleur de tension droite).

Suite de la page48

sants pour SHDN inférieur à 1 0,3 V 1, et bloqués pour SHDN supérieur à

1 1,4 V 1- A ce propos, signalons un ris-que propre à la technologie C-MOS : celui du « latch up >>, c'est-à-dire de conduction des structures thyristors parasites du circuit. Il importe, en effet, de ne pas appliquer de tension sur une entrée d'un circuit C-MOS si celui-ci n'est pas alimenté, ou bien de limiter le courant à 100 µ.A par une résistance dans cette entrée ;

- un ampli de mesure du courant de sortie, qui agit à partir de 0, 7 V pour l'ICL 7663, et de 0,35 V pour l'ICL 7664;

- la sortie Vrc, sur I' ICL 7663, est l'image de la référence, mais avec un coefficient de température de + 2,5 mV /°C par rapport au 0 V.

Cette sortie permet d'alimenter de façon efficace des afficheurs à

cris-PAGE 50 - ELECTRONIQUE APPLICATIONS N° 34

taux liquides sur une plus grande plage de température (voir fig. 3).

La tension de sortie se programme de façon classique (fig. 4), le courant de pont devant être supérieur à ... 1 µ.A ! Afin de limiter les effets d'un temps de montée rapide de la tension d'entrée (risque de « latch up »), on placera un condensateur céramique en entrée. De même, la surtension en sortie (à la mise sous tension) sera évitée par un condensateur en sortie : si ls est le courant de sortie, et que l'on s'impose un temps de montée à 50 % de Vs de 10 ms, on aura :

t:,. Vs

ls = Cs x - -6. t soit:

Cs= 0,01 x ls = 0 02 x ....!.§_

0,5 Vs ' Vs

Le courant de sortie maximum étant de 75 mA pour l'ICL 7663 et de

+ 1MO 5

50 mA pour l'ICL 7664, il peut s'avé-rer nécessaire d'accroître celui-ci. Les figures 5 et 6 indiquent divers circuits possibles, celui de la figure 6 possé-dant une disjonction en court-circuit.

Un transistor 02 bloque I' ICL 7663 dés que la tension de sortie descend en dessous du seuil déterminé par R4/Rs. Le réseau R6/C1 permet au circuit de démarrer, en imposant un niveau « 0 » à la mise sous tension pendant 1 ms environ. Pour que le cir-cuit redémarre (après disjonction), il est nécessaire de couper, puis de ré-tablir V1N.

Un autre circuit C-MOS plein d'inté-rêt est le convertisseur de tension ICL 7660 lntersil. Celui-ci n'est autre qu'une version monolithique du dou-bleur de tension classique (voir fig. 7).

Seuls deux condensateurs et une diode (au-dessus de 6,5 V) sont né-cessaires à son fonctionnement. L'ICL 7660 intègre en effet un oscillateur RC interne, un régulateur série, un

transla-=

+ 9V

î

8 a,a47µF

C ose 2

1aapF ICL766a 3

s 100.u

+

01 1aaµF

1N4148

Fig. 10. - Alimentation régulée + 5 V et - 5V en partant d'une pile 9 V.

IVN6aaa

+SV

1kfi 3

8 +1aV 8 1

2 2

+ 3

1aµF ICL766a 6 1aµF + ICL7663

6

4 1Mfi

s

4

av

Télécommande ('()"=marche)

Fig. 11. - Alimentation à faible chute de tension.

V~

ICL7663 SEN Vout GNO VSET

Qa47µF

GNO VSET

Vr1 Vout

ICL7664

+SV

R2

R1

av

sion positif/ négatif, doublage de ten-sion, possibilité de mise en parallèle, de synchronisation.

La figure 10 représente une utilisa-tion simultanée des circuits décrits, permettant de générer deux tensions + et - 5 V à partir d'une pile 9 V. Le montage de la figure 11 permet d'ob-tenir une alimentation + 5 V régulée télécommandable, avec un très faible seuil entrée-sortie, pour un débit supé-rieur à 1 A. L'élément de puissance est un transistor MOS canal N. Pour conduire, il a donc besoin d'une ten-sion de commande V08 supérieure à la tension de sortie. Ceci est réalisé à l'aide d'un ICL 7660 monté en dou-bleur de tension. Les résistances R1 et R2 permettent un démarrage sans problème de l'oscillateur interne. Le - courant absorbé par ce montage au teur de niveau, et un réseau logique

qui assure une polarisation correcte des substrats des transistors de sortie (fig. 8). Le courant absorbé est d'envi-ron 150 µ,A en typique, la résistance de source étant d'environ 100

n.

La

tension maximum d'entrée est de 10, 5 V, ce qui est suffisant pour géné-rer une tension de - 5 V !

Les applications de ce convertis-seur sont très variées (fig. 9) :

conver-repos est minime (moins de 200 µ,A), la différence de tension entrée-·sortie étant égale au produit du courant de sortie par la résistance du MOS à l'état passant.

J.-C. Ailloud

Documents relatifs