• Aucun résultat trouvé

DATA PROCESSOR-4 MAINTENANCE MANUAL

N/A
N/A
Protected

Academic year: 2022

Partager "DATA PROCESSOR-4 MAINTENANCE MANUAL "

Copied!
399
0
0

Texte intégral

(1)

PROGRAMMED

DATA PROCESSOR-4 MAINTENANCE MANUAL

Technical Bulletin F-47

DIGITAL EQUIPMENT CORPORATION • MAYNARD, MASSACHUSETTS

(2)

ICOPY NO.

Copyright 1962 by Digital Equipment Corporation

This manual contains proprietary information. It is provided tothe cus- tomers of Digital Equipment Corporation to help them properly use and maintain DEC equipment. Reveal ing the contents to any person or organization for any other purpose is prohibited.

(3)

TABLE OF CONTENTS

Paragraph Page

1-1

1·-2

1-3

2-1

2-2

2-3 2-4 2-5 2-6 2-7

3-1 3-2

list of Illustrations ... xiii List of Tables. . . • • . . . • . . . • • . . . • • . . xvii

CHAPTER 1 INTRODUCTION

Purpose and Scope .•...•...•...•.•...

Chapter Subjects ... 0 • • • 0 • • • • • • • • • • • • • • • • •

F i gu res

0... 0 . . . 0 ... .

CHAPTER 2

GENERAL DESCRIPTION

Purpose of System ....• 0 • • • • • • • • • • • • • • • • • • • • • • •

Standard Equipment ...• 0 0 0 • • • • • • • • • • • • • • • • • • •

Equipment Options ...•.. 0 • • • • • G ' • • • • • • • • • • • • •

System Operating Specifications ...•.•..

Physical Characteristics ...••.•...•.••.

Power Requ i rements .•.. 0 • • • • • • • • • • • • • • • • • • • • • • •

Equipment Listing ... 0 • • • • • • • • • • • • • • • •

a Bays 0 e 0 0 I) 0 e e El 0 0 e 0 0 () 0 0 \) e _ 0 G 0 e e l ) It • • • • • • •

b Logic Panels and Power Equipment ..•.... 0 . ' c Modu Ie List ... 0 • • 0 • • 0 • • • • • • • • • • • • • • • •

CHAPTER 3 INSTALLATION

Genera I .•. 0 • • 0 • • • • • 0 0 0 • • • • • • • • • • • • • • • 0 • • • • • •

Installation of Standard Computer ... 0 • • • a Site Selection ..• 0 • • • • • 0 • • • • 0 • • • • • • • • • • • •

iii

1-1 1-1 1-2

2-1 2-2

2-2

2-3 2-4 2-6 2-6 2-6 2-7 2-9

3-1

3-1

3-1

(4)

Paragraph

3-3

3-4

4-1

4-2 '"

4-3

4-4

b Unpacking and Handling •.••.• 0 • • • • • • • • • • • •

c Installation of Tape Reader .••.•.•...•••....

Installation of Optional Equipment ..•....•••.•.. 0 a Reader and Punch ..••••••••..•..•.•.•••.••

b Keyboard/Printer ••••••.• 0 • • • • • • • • • • • • • • 0

Inspection and Adjustment ••..•••••.•..•..•••.••.

a Visual Inspection •.•....•.•.. 0 • • • • • • • • • • • 0

b Meter Readings •••...•... 0 • • • • • • • • • 0 • • • •

c Preoperationa I Checkout ...•...• 0 • • • • • • • • • • '

CHAPTER 4 SYSTEM FUNCTION

Logical Organization ..••....•••..•.• 0 0 • • • 0 ' • • • •

a Control Unit .... 0 • • • • • • • • • • • • • • • • • • 0 • • • • •

b Arithmetic Unit .. 0 • • • • • • • • • • • • • • • • • • • • • '~ c Memory ...•.•..•...•.•.•.•.•.•. 0 • • • • •

d Input-Output System ...• 0 . 0 • • • 0 • • 0 0 0 0 • •

Programming~. 0 0 0 . 4 • • " 0 0 0 CI 0 . 0 .

a.

0 0 I) 0 0 0 . 0 • • 0 0 • • •

a, Number System ... 0 0 0 • • • • ' • • • • 0 0 • • • • • 0 • • •

b Instruction Form'at .••... 0 • • • 0 • • • 0 • • • • • • • • •

c ,Computer States ...••.. 0 • • • • • • • • • ' • • 'D" • • • • •

d Console Control 0 0 0 0 . 8 1 1 0 l l o o o o o o o U O , , 0 0 0 0 8 0 0

e Instruction List e • • o o o . o o • • • • • • c t . o • • • • • O • • O

Control, , 0 1 & 0 0 0 0 • • • • • • • 0 0 . 0 • • • • 0 0 0 0 1 1 1 0 0 0 . 0 0 0 . 0 . 0 0 , &

a Timing System ....•.•. 0 • • • • • • • • • • • • • • • • 0 • •

b State Control 0 " • • • 0 . 0 . 0 0 0 _ 0 0 • • 0 0 • • • • • 0 0 0 0

c Program Control •..••••....••.•••.• 0 • • • • • •

d Logic Symbols~ .. 0 • • • • • • • • • • • • • • 0 • • • • • • • • •

e Transfer Logic ••..•••••••...•• 0 • • • • • • • • • •

Arithmetic Unit 0 • • • • • 0 0 . 8 • • 0 0 0 • • • & 0 . 0 • • 0 • • • • 0 " .

Page

3-2

3~3

3-3 3-3

3-5 3-5 3-5 3-6 3-6

4-1 4-1 4-2 4-3 4-3 4-4 4-4 4-5 4-7 4-8 4-10 4-20 4-20 4-21 4-22 4-23 4-24 4-25

~

,

(5)

Paragraph

4-5

4-6

4-7 4-8

4-9

5-1

5-2

5-3

a Acc::umu lotor 0 • • • • • 0 0 0 0 0 • • • 0 • • o· • • • • • • • • •

b Lin k Q 0 C!) e. II) .0 0 0 0 0 0 0 0 0 0 (I (I 0 (j " (I & '8 (I ~. 0 0 0 &I " IS 0 0 It e c Arithmetic Unit Control ,I . (I e 0: 0 0 (I 0 0 (I ~ 0' 0 e o . co 12

Memo~y 0 . 0 ,,0. 0 . 0 iii c o o c o o 0 e. 0 0 , Q 0 0 0 0 0 0 0 (I 0 II 0 0 " . . . 0 0 0

q, Memory Ad.dress Register •.. 0 0 0 • • 0 0 • • • • • • • •

b Memory Buffer 0 0 0 0 0 • • • 0 0 • • • • • , • • • • • • • • ,

,~ 'Memory Modu Ie o. ' . • • • • • • • • • • • • • • • • • • • • ,

Input-Qutput Sy~tem 0 0 . • • • ' . 0 '0 • • • • • 0 e • • • • • • • • • •

a Real Time Option Type 25 0 • • • • • • • • • • • • • • •

b Re.ader Contro I . 0 ~ 0 • • • . 0 • • • • • • • • • • • • 0 • • • • 0

c Pu n c h Con tro' Type 75 . 0 • • • • 0 0 0 , • • • •

d ,Keyboard/Printer Control Ty,pe 65 ... . F,low Charts 0 0 0 • • 0 0 G, 0 • • o . • 0 0 • • 0 e' • • • 0 • • • • • • • •

Computer Operations ... 0 0 0 0 • • • • • • •

.Q Special Pulse GperatiQns .. 0' • • • • • • • • • • • • •

b Memory Cycle. '0 0 0 0 0 0 0 • • • 0 0 0 0 0 • • • • • • 0

c Major States 0 0 0 0 • • • • • • • • , • • • • • • • • • • • • •

d In-out Transfers ... 0 • • 0 • • • • • • • • • • • • • • • • • •

Use of Drawings 0 0 0 , • • • 0 • • • • • • • • • • • • • • • • • • • • • •

General

CHAPTER 5

OPERATING PROCEDURES

Consqle Controls and Indicators ... . a Reg i.s ters 0 0 0 0 0 0 0 • • • • • • • • • 0 • • • • • • • • • • • • •

b State Indicators ..• 0 0 0 . 0 0 . 0 • • • • • • 0 • • • • • • •

c Operating Switches. 0 • • 0 0 0 0 • • • • • • • 0 • • • • • •

d Operating Keys 0 • • 0 • • 0 • • 0 0 , • • • • • • • • • • •

Power COlJtro Is andlndi cators . 0 0 0 0 G • • • • • • • • • • •

a Power Control Panel Type 813 0 0 . ' . , • • • • • • •

v

4-25 4-26 4-26 4-26 4-27 4-27 4-28 4-28 4-28

4-30 4-31 4-31

4-32

4-35 4-35 4-35

4-36

4-37

4-41

5-1 5-1

5-2

5-3 5-4

5-5 5-6 5-6

(6)

Paragraph

5-4

5-5

5-6

6-1

6-2

6-3

6-4

.E

Marginal Check Controls •• 0 0 0 • • 0 0 • • • • 0 0

Operation of In-out Equipment 0 • • • • • • • • 0 0 • • • • • • 0

a Photoelectric Tape Reader .•••. 0 • • 0 • • • 0 • • • 0 b P ape r Tape Pu n c h 0 0 0 0 0 c Teletype Keyboard/Printer .•••. 0 • • • • • • • • • •

Computer Operation •.•. 0 • • • • • • • • • • • • • • 0 • • • • • • •

a Manual Loading ..•....•...••..•••••..•

b Norma I Operation .•. 0 • • • • • • • • • • • • • • • • • • •

OperatorRs Check I ists ...•..•••.•••...•••••• 0 0 a Manual loader ..•.•.••...••••.••..••••.•

b Norma I Mode ..••....•.• 0 • • • • • • • • • • • • • • •

c Manual Modes .••.•...••.••••.••••

d Repeat Mode. 0 0 0 0 0 0 0 $ 0 0 II 0 e- 0 G O O 0 0 0 • • • •

General

CHAPTER '6 CONTROL

Genera I Contro I Functions ..•••.•.•. ~ .••.••..••

a Console Control ..•..•...••••.••••.•.•

b Special Pulses .•.•••• 0 • • • • • • • • 0 . 0 • • • • • • •

c Time Pu I ses •... 0 • • • • • • • • 0 • • • • • • 0 0 • • • • • 0

d Run Control •..•.••..•..••.••••••••...•.

Ma

i

0 r 5 ta tes C O " e _ til 0 e 0 0 0 f;) 0 0 I!J e 0 0 II 0 0 0 0 fJ 0 0 0 0-

a Fetch 0 G O O . eo • " 0 0 0 0 0 (10 til 0 0 I) 0 0 0 0 0 a 0 Go 0 0 0 0 0

b Execute a • CI 0 CI It 0 0 0. " 0 0 til c o o 0- () 0 0 • • • • 0 0

c Defe roo 0 0 0 II • • 0 0 0 It • • 0 0 0 0 0 0 0 0. 0 10 t;1 0 e 0

d B rea kG" 0 'I) 0 0 0 I) 0 CD 0 Q 0 0 0 tJ 0 I) 0 0 0 0 0 0 0 '" 0 0 0 4l Instruction Control (Minor States) ...•...••.•..•.

a Instruction Register. Q • • • • • • • • • • • • • • • • • • •

b Instruction Decoder •••..••••..••• 0 • • 0 • • •

5-7 5-8 5-8 5-9 5-10 5-13

5~13

5-14 5=14 5-14 5-16 5-16 5-17

6-1 6-1 6-1

6·~3

6-4 6-5

6=6 6=6

6-7

6-7

6-7

6-8 6-8 6·u9

(7)

Paragraph

6-5

7-1 7-2

7-3 7-4

7-5

8-1 8-2

,c In-out lransfer Control 0 • • " , " • • 0 • • • • • • • • • • •

Prog ram Con tro I •. 0 • • • 0 • • • • 0 0 0 0 . ' . it • 0' • • • • • • • • •

,a Program Counter .• , '0 I> • 0 0 0 • • • • : • • ~ • • • • • • • •

b Program. Count Logic .• 0 0 0 • • • • • • • • • • • • • • • •

c ,Program Transfer Logic OOOCl~_.OOO.O.4i'.OO" • •

CHAPTER

7

ARITHMETIC ,UN IT

Genera I' '". 0 G a e • ~ II e ~ • . '" "0 eo • • tI I> e • • e • • • fI • • 0 0 e o .

Accumu lator lit 0 e eo e 0 e e e e •. "; • CI e 0 e • 8 e 0 e • 0 CJ " ~ e • 0 III ., a Transfer Gates . 0 • • • • " • • • • • • • • • • • • • • • • • • • •

'b Rotate' Gates 0 • • • • • • • • • • 0 • • • 0 • • • • • • • • • • •

c Logi c Gates 0 tt 0' 0 e .~ " '" I> () 0 0 " t!l e • • • • e o • • • • 0

d Arithmeti c Gates •. 0 • • 0 • • • • • • • • • • • • • • • • •

Link ..•.••.••••.•• o • • • ~' • • • • o • • • • • • • • • • • • • • • •

Addition Algorithm .. ~' ••• 0 • • • • 0 • • • • • • • • • • • • • • •

a Ones Complement Addition b Twos Complement Addition

Arithmetic Unit Control . . . . a Accumu lator Decoder •••.••••••••.••••...

b Operate Logic

c Transfer Logi co ..••••••••.••••••.•..••..

d Arithmetic Logic ..•.••••..•••.•• ~ ..•••..

e Overflow Logic .. o o • • @u • • • • • • • • • • • • • • • • •

CHAPTER 8 MEMORY

Genera I •• 0 • • 0 • • • '" • 0 e 0 0 . . . 0 • • • • • • •

Memory Address Logi c •...•..•••..•. 0 • • • • • • • • • •

a Memory Address Register 0 • • • • • • • • • • • • • • • •

b Address Transfer Log i c .•..•...•....

vii

Page 6-10 6-11 6-11 6-11 6-12

7-1 7-1 7-2 7-3 7-4 7-5 7-7 7-8 7-8 7-8

7-14 7-14

7-15

7-16 7-16 7-19

8-1

8-1

8-2

8-2

(8)

Paragraph

8-3

8-4

9-1

9-2

9-3

9-4 9-5

..: Memory Address Decoders .•.•..••....•...

Memory Data Transfers . . . . a Memory Buffer . . . 0 b Data Transfer Logic . . . • . . . c Index Logic . . . • . . . Core Memory Logic . . . . • . . . • . . . • . . . a Memory Control •.•.•...•.••.•

b Core Bank . . . • . . . • . . . c X and Y Selection ...•..••.••..•

d Memory Timing Functions ...•..•....• ' e Read and Write Drivers . . . . f Read Sensing 0 • • • • • • • • 0 • • • • • • • • • • • • • • • • •

g Write Inhibit Driving . . . I I • • • • •

General

CHAPTER 9

INPUT-OUTPUT SYSTEM

o , " 0 , 'I . . . 0 ". , " '. " e It C .. .. , a IJ It I" , . . . . ~

Real Time Option Type 25 . "'" I • • • I I • • • • • • I I • • •

a Device Selection . . . I • • • • • • • • • •

b Information Distribution . . . • . . c Information Collection . . . 0 • • • • • • • • •

d Interrupt Logi c .. 0 • • • • • • • • • • • • • • • • 0 • • • • •

e In-out Skip Logic • . . . • . . . . • . . Reader Contra 10 ••••••••••••••••••••••••••••••

a Reader Buffer . • . . . b Contra I Logic ...•.•••...•..

Punch Control Type 75 ... & • • • • • • •

Keyboard/Printer Control Type 65 ...•.•....

a Timing It • • Q II 0 • • • • • • tI • • 0 . " .. "' • • • • IIJ • • • I I .

'f.

b Output Logic . • . . . • . . . . • . . . • . .

8-3 8-5 8-6 8-7 8-8 8-8

8-9

8-10

8,-

t

1

8-'13 8-15 8-15 8-16

9-1

9-1

9-1

9-2 9-2 9-3

9-5

9-5

9-5

9-6 9-8 9-9

9-11

9-'12

(9)

Paragraph

10-1 10-2

10-3

10-4

10-5

c Input Log,ic o III 1:1 0 0 ~ 0 0 0 " 0 CI CI 0 • • • 0 • • 0 (I . . .

CHAPTER 10 CIRCUIT DESCRIPTION General

Inverters 0 0 0 0 0 0 0 0 0 0 • • 0 0 • • • • • • • • • • • • • 0 • • • • • • • •

a Inverter 1103R ... 0 • • • • • • • • • • • • • • • •

b Inverter 1104 ..•...

c Inverter 4 1 02R . 0 0 " • • • . • • • • • 0 • • • • • • • • • • • • •

..d

Inverter 4105 0 • • • • 0 0 • • 0 • • • • • • • • • • • • • • • •

e Inverter 4106 ... 0 • 0 0 • • • • 0 0 • • 0 0 • • • • • • • •

f Inverter 4106R . 0 0 0 • • 0 • • 0 • • • • • • • • • • • • • • •

Diodes 0 0 0 0 0 • • 0 0 0 0 • • 0 0 • • 0 0 0 • • • 0 0 0 0 • • • • • • •

a Diode 4111 0 0 0 • • 0 0 . • 0 0 0 0 • • • • • • • • • • • • • •

b Diode 4112 .. 0 0 0 • • • • • • • • • • • • • • • 0 • • • • • •

c Diode 4112R 0 o . 0 0 • • 0 0 0 0 • • • • • • • • • • • • • • •

d Diode4·113.0 .. 0 0 o • • • o • • o o • • • 0 ... . e Diodes 4113R and 4113X 0 ... 0 0 • • • • • 0 • • • • •

f Diode 4114 0 . 0 0 . 0 • • 0 • • • • • • • • • • • • • • • • • • •

.§! Diode 4114R . 0 0 0 . 0 0 . ,0 0 • • • • 0 • • • • • • • • • • • •

h Diode 4115R .... 0 0 0 0 • • • • • • • • • 0 ... . Bi nary-to-octa I Decoder 4105 ... . Capacitor-Diode Gates .. 0 0 . 0 • • • • • • • • • • • • • • • • • •

a Negative Capacitor-Diode Gate 4127 .• 0 • • • b Negative Capacitor-Diode Gate 4127R ... . c Positive Capacitor-Diode Gate 4128 ... .

.sL

Negative Capacitor-Diode Gate 4129 .0 •.•

e Negative Capacitor-Diode Gates 4129R and 4129X 0 0 0 0 • • • 0 0 0 • • • • 0 0 0 0 • • • 0 0

F lip-flops 0 • • 0 0 0 0 0 • • • 0 " 0 0 0 0 0 0 • • • 0 0 0 • • • 0 • • • • •

a Flip-flop 1213 o o o o o o . n o • • • • o • • • • • • • • • • •

£

F lip-flop 4203 0 • • 0 • • 0 • • • • • • • • 0 • • • • • • • •

IX

9-15

10-1 10-1 10-2 10-3 10-3 10-3 10-3 10-3 10-3 10-4 10-4 10-5 10-5 10-5 10-6 10-6 10-6 10-6 10-8 10-8 10-9 10-9 10-11 10-11 10-11 10-12 10-14

(10)

c F i i p-flop 4204 .•....•••••..••••••.•...

d FHp-flop 4204X .• 0 . . . .

e Flip-flop 4214 •...•.•.•.•.••.••...•...

f Four-bit Counte," 4215 1 • • • • • • • • • • • • • • • • • • •

.§! F~ip-flop 4216 .•.••...•.•...•...•..

h Flip-flop·4218 .•.. , ••...•...••..•..•

Am p I if i e rs • • • • • • • • • • . '. • • • • • • • • • • • • • • • • ~ • • • • • • • a Pulse Amplifier 1607 ..•..•...••••...•.

b Pu Ise Ampl ifi er 4604 •...•.•••••...

c Pulse Amplifier 4605 ...•...••...••..

d Pu !se Ampl ifier 4606 ...•...•..••.

e Pulse Amplifier 4606R ..•....••...••...•

f Bus Driver 1690 ..••...•...•.•••. 0 • • • • [ Solenoid Driver 4681 ....•..••• 0 • • • • • • • • • 0

10-7 Memory Elements. 0 • • • • • • • • • • • • • • • • • • . • • . • • • • • • • • •

a Sense Amplifier 1538 ..•..•.•.••• 0 • • • • • • • •

b Sense Ampl ifier 1540 ••..•••.•••.•....•.•.

c Read/Write Switch 1972 .•....•••...••.•.•

d Memory Driver 1973 ...•.•••..•. ;. •••.•

e Resistor Board 1976 •...••..•.••••••••..•••

f Resistor Board 1978 •...•.••••..•.

fl Inhibit Driver 1982. • ..••••• • • · .• • • .... • •• • 10-8 De lay Ci rcu its 0 • • • • • • • • • • • • • • 0 • • • • • • 0 0 • • • 0 • • 0

a De I ay 13 10 ••.•.•...•.. 0 • • • • 0 • • • 0 • • • • • • 0

b Delay 1311 •.•.•••.•••.••••.••.•••...

c Delay 4301 ..••...•..••.•••. 0 • • • • • • • • • • •

d Integrating One-Shot 4303 ..••.••..•..••..

10-9 Pulse Circuits .••..••....•••.••...•••.... 0 • • • • •

a Clock 4401 .•.•...•••....•••..••.••••..•

b Clock 4407 ..•••..••••. 0 • • • • • • • • • • • • • • • •

c Pu Ise Generator 4410 •...•.•.•• 0 • • • • • • • • • •

Page 10=17

10~18

10-19 10-19 10-21' " .

10~23· " ~

10-24

10~24

10-26

10~28 10~29

10-29 10-30 10-30 10-31 10-31 10-33 10-35 10-36 10-37 10-37 10-38 10-38 10-39 10,-40 10-41 10-43 10-45 10-46 1 OL~48

10-49

(11)

Paragraph 10-10 10-11

11-1 11-2 11-3 11-4

11-5

11-6

11-7 11-8

Plug Adapters 1956 and 1 956R 0 0 • • 0 • • • • • • 0 • • 0 • • •

, ,

Power Suppl i es . 0 0 0 0 0 0 0 0 0 0 0 0 • • 0 0 • • • • • • • • • • • • • • •

a Power Supply 728 0 0 0 0, • • • • • • 0 • • • • 0 • • 0 0 0 • • •

b Variable Power Supply 734 ... 0 • • • • • • • • • • • •

.£ Power Supply 735 ~ 0 0 0 0 0 0 0 0 • • • • • 0 0 • • 0 0 0 0

d ~ower Supply Control '1701 . 0 0 ~ 0 0 . 0 . 0 • • 0 0 0 0

e Power Contro~ 813 0 0 0 0 0 0 • • • • • • • • • • • • • 0 0 . 0

CHAPTER 11 MAINTENANCE

Special Tools and Test Equipment. 0 • • • • • 0 • • 0 0 0

Equipment Layout and Wiringo . 0 0 0 • • • • • • 0 • • • 0 0 • • •

Logs 0 <i .; 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 • • • 0 • • • • • • 0 0 • • • •

Adjustment and Calibration o . 0 0 0 • • 0 0 0 • • 0 0 • • 0 0 • •

~ Adjustable Timing Circuits 0 0 . 0 0 • • 0 • • • 0 0 • • b Power Supp! ies 0 0 0 0 0 0 0 0 • • 0 0 0 • • 0 0 • • • • 0 0 • •

.£ Sense Ampl Hi ers 0 0 0 0 0 0 • • • 0 0 0 • • • • 0 0 • • • 0 • •

d Tape Reader Amplifiers 0 0 0 • • 0 • • • 0 • • • • • • • •

Recommended Spare Parts. 0 • • • • • • • • 0 , • • • • 0 • • • • •

a ModuleSparesooooo.~.oo"'o, ... " o . " , .. " , b In-out Device Spare Parts. 0 • • • 0' • • • • • • • • •

c Circuit Component Spares 0 0 0 • • • • • • • • • • • • •

d Mechanical Spares 0 0 0 0 0 0 0 • • • • • • • • • • 0 • • 0 0

Preventive Mauntenance 0 " 0 0 " • • • • • " • • • 0 • • • • • •

a Every Day (OperatorOs Maintenance) ... 0 b Every Week 0 0 0 0 0 0 0 0 0 0 • • • • • • • • 0 • • 0 • • • • • • 0

c Every Month 0 0 0 0 0 0 0 0 0 • • • • • • • • • " • • • • • • • •

d Every Six Months " 0 0 • • 0 • • • • • • • • • • 0 • • • • • • •

Operator's MOHntenance 0 0 • • • 0 • • • 0 • • 0 0 • • • • • • • • • J

Maintenance', ,Programs .. " 0 0 0 0 0 0 • • • • • • • • • • • • • • • • • •

xi

10-50 10-51 10-51 10-52 10-53 10-54 10-56

11-1 11-2 .11-3 11-7 11-7 11-8 11-10 11-12 11-14 11-14 11-17 11-19 11-21 11-22 11-23 11-24 11-26 11-27 11-27 11-29

(12)

Paragraph

11-9

11-10

11-11

a PDP-4 library Program Guides .... 0 • • • • • 0 • • •

b Use of Marginal Check •.•.••...••....•••..

c log En tr i es e o . G • 0 0 0 41 ~ 0 e o • • 0 0 0 0 0 0 e o .

Troubleshooting ....••...• 0 • • • • • • • • • • • • • • • • • • •

a Initial Investigation ....•.•••...•...•.•

b Preliminary Check ..•.• 0 • • • 0 • • • • • • • • • • • • • • •

c Console Troubleshooting . . . • . . 0 • • • • d Logic Troubleshooting ... 0 • • • • • • • • • • • • • • •

e Testing After Repair . . . • . . . 0 • • 0 • • • • f Maintenance Record Entries . . . • . . . Modu Ie Repa i r 0 0 • • • • • • 0 • • • • • • • • • • • • • • • • • • • • • • 0

a Remova I and Replacement ...• 0 0 • • • • • • • • • • • •

b Modu Ie Troubleshooting .. 0 0 • • • • • • • • • • • • • • •

c Component Replacement . . . • . . . . Drafting Number System •...•...•.•...•..•.•

a Document Type ....•....•...••. 0 • • • • • • •

b Size Letter ••. 0 • • • • • 0 0 • • • • • • • • • • 0 • • • • • • • • •

c Pro j'ect Numbers ...•..•...•...•....• 0 • • • d Serio I or Customer Number ...•...•...

e Assembly Number. 0 0 • • • • • • • • • • • • • • • • 0 • • 0 .

f Subassembly Number ...••••..•••.

~ Revision Letter and Change Number ...•. 0 h Format Examples ...•. ~ 0 • • • • • • • • • • 0 • • •

11-30 11-31 11-33 11-34 11-35 11-36 11-37 11-42 11-48 11 ~49

11-49 11-50

11-51 11-53 11-53 11-54 11-55 11-56 11-56 11-56 11-57 11-57 11-58

(13)

2-,1 2-2

2-3

2-4 2-5

2-6

3-1 4-1 4-,2 4-3 4-4

4-5 4-6

4-7 5-1 5--2

5-3 5-4

5-5 5-6

5-7

6-1

6-2

6,-3 7-1

7-2

L 1ST OF ILLUSTRAT IONS

PDP-4 System Configur9tion . . . 0 . 0 • • • 0 " 0 PDP-4 with Reader, Punch and Keyboard/Printer" 0 "

PDP-4 Logic ,Panels .. C 'j,o • " • • • • • • • • • • • • • • • • • 0 ,

Plenum poors, Bad;: Vie~ of PDP-4 Bays .. 0 , , • • • 0 • • Interior of Bay 2 .. , , .... , . . . 0 , PDP-4 Layout Diagram . . . 0 • • • • • • • • • • , 0 • •

PDP-4 Top View. " . . . , ... . PDP-4 Logical Organization ... 0 • • • • • • " • • • • , • • • • •

Computer Memory Cycle . . . , . . . 0 • • • • • • 0 '

PDP-4 Logic Symbols .. " . . . " ....•.

Transfer Logic" ... v • • • • • • • • • • • • • • • • • • • • 0 " • • • , • •

Teletype Cv'~e Timing ... 0 . ' • • • • • • • 0 • • • • , • • " • • • • '

Flow Chart: Internal Processor Operations. u , , • • Flow Chart: Input-Output Operations .. 0 . 0 ' • • • , •• ~ Operator Contro I Pane I ' . 0 • • • • 0 • • , • • • • , • • • • • , , • •

Power Control Panel Type 813 ' .. J • • 0 • • , , , • • • , • • • u Variable Power Supply Type 734 and Marginal Check

Switch Panel .... , . . . 0 • • • • • , • • • • u • • c

Marginal Check Toggle Switches on Mounting Panel, Paper Tape Reader (mounted on punch cabinet) . , . , . "

Paper Tape Punch . . . 0 • • • • • ' • • • • , . 0 '

Keyboard/Printer, . . . , . . . , Keys, Switches, Time, Run 0 ' • • • • • , • • • • • • • • • v " , .,

States, In-out Transfer Control. .... 0 • • • • • c • • • • • .

Program Contro I .. " .... " '. ~ ... 0 0 , • • • • . , , .

Link, Operate, Accumu lator 0-3 0 , , 0 , f • • • • . • • " . ,

Accumu lator 4-17 " , 0 • • • • • • • • • • • • • • • • • • • , , > , • •

x iii

A-2 A-6 A-8 A-IO A,-! 2.

A-1Ll·

A-·]8

A-,24 A-2B A-30 A-32 A-34 A-'3D 1\-42

/1.-46 A··48 A-50

A-54

A··60

A-68 A-.J2

(14)

Figure 8-1 8-2 8-3 8-4 9-1 9.-2

9-3

9-4 9-5 9-6 9-7 9-8

9-9

Memory Address, Memory Control ...•...

Memory Buffer, Index Logi c ...•...•..••.•.•..

Core Register X and Y Selection ..•..••.•• · •• • · · · Memory: Timing, Inhibit Driving, Read Sensing. • · · Devi ce Se I ector ...•...•...••....•.

Information Distributor ...•...•...•..

I nformat i on Co II ec tor •....•.•...••...

Data, Clock and Program Interrrupt Logic, .

In-out Skip Logic ...•...

Reader Contro I ...•...•...

Punch Control Type 75 ...•...•..

Keyboard/Printer Control Type 65 ..•...••.••.•

Timing Diagram: Outgoing Line Unit ...•..•

Timing Diagram: Incoming Line Unit ... . Power Supply 728

Variable Power Supply 734 ...•... 0 • • • • • •

Power Supply 735

Power Contro I 813 .•....•...••.•••...•

Inverter 1103

Inverter 1104 .... 0 • • • • • • 0 . . . ., . . . .

Flip-flop 1213 ...•...

Delay 1310

Delay 1311 ... II • • • • • • • • • • •

Sense Ampl ifier 1538

Sense Amplifier 1540 ...•••..•...

Pu Ise Ampl ifier 1607

Bus Driver 1690 ... ., .... ., ... . Power Supply Control 1701

Plug Adapter 1956 ...•...

Read/Write Switch

A-/o

A-80 A-84 A-B8

A-92 A-96 A-100 A-104 A-108 A-112 A-116 A-120 A-124

A-128

A-130

A-132 A-134

A-136

A-138

A-140

A-142

(15)

Figure

Memory Driver 1973 Resistor Board 1976 Resistur Board 1978 Inhibit Driver 1982 Inverter 4102 Inverter 4105 Inverter 4106

Diode 4111 ... ~ ... ~ ... 0 0 • • 0 0 0 0 Diode 4112

Diode 4113 . ' ... , ... 0 u u • • Diode 4114

D i od n 4 115 ... ' ... ~ ... 0 u • • • , 0 • • • 0 0 , " • • ' Nega1"ive Capaci1'cl'-Diode Gate 4127

Positive Capacitor-Diode Ga'te 4128 0 0 , • • , • • u u • • Negative Capaci1'cr-Diode Gate 4129

Binary-to-octal Decoder 4150 ... , .... u • • • u 0 0 • • • ,

Flip-flop 4203

Flip-flop 4204 .... " ..•...• , . 0 , • • • • • o . u • • , • "

Flip-flop 4214

Four-bit Counter 4215 Flip-flop 4216

F lip-flop 4218 •.•... 0 • • • • • • • • • J • • • • • u • • • • • , u

Delay 4301

Integrating One-Shot 4303 ... 0, u 0 .' • • " 0 U " u " 0 " u C ,

Clock 4401

Clock 4407 ... 0 • • • • u Pu Ise Generator 4410

Pulse Amplifier 4604 . 0 ' • • • • • • • • • • • 0 • • • • • u • • • • • •

Pulse Amplifier 4605

Pulse Amplifier 4606 ....•... , 0" •• , , , , • , ,

Solenoid Driver 4681 ... " .. ,.

xv

A-146 A-"f48

A-150

A-152

A-154

A-'156

A-,158

A-,162

A-164

A-'168

,A.,-, 170

A-174 A·,176

(16)

Figure 11-1 11-2 11-3 11-4 11-5 11-6 11-7 11-8 11-9

PDP-4 Detailed Logic Layout ... . Modu Ie Layout, Standard Computer •••••••••••••••

Modu I e Layou t, 0 pt i ona I Equ i pment ••• 0 0 0 0 • • • • 0

Control Panet •• 0 • • 0 • • • • • • • • • • • • • • • • • • • • • • • • • • • •

Console Circuits .•• 0 • • • • • • • • • • • q • • • • • • • • *:'.,. , ••••

Cab I e D·ragram •••••.••••. 0 • • • • • • • • • • • • • • • • • • ' • • •

AC and DC Wiring Diagram •.. 0 • • • • • • • • 0 0 • • 0 • • • • . :

System Modu Ie List ..••.•.••....•.••••• '. ' ..•.• 0 • • Correct Orientation for Loading Paper Tape ••..•.•.

A-178 A-182 A-186 A-190 A-194 A-200 A-204 A-208 A-210

(17)

Table 4-1 5-1 8-1 11-1 11-2

11-3 11-4 11-5 11-6 11-7 11-8 11-9 11-10 11-11

L 1ST OF TABLES

Timing Chart: In-out Transfer Instructions •••••••••

Tel etype Code 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 • • • • • • • • • • • • • • •

Memory Tim i ng • 0 0 0 0 0 0 0 0 • • 0 0 0 0 0 • • • 0 • • • • • • • • • •

Sample Format: PDP tog 0 0 0 0 0 • • • • 0 • • 0 • • • 0 0 0 • • • •

Nominal Values, Memory Read/Write and

Inh ib it Cu rren tso 0 0 0 0 0 0 0 0 0 0 • • 0 • • • • 0 0 0 . . .

Recommended Modu Ie Spares .• 0 0 0 • • 0 • • • 0 • • • • • • • •

Recommended Additional Modu Ie Spares ..••••••.••

Recommended Tape Reader Spares •••.••••• 0 0 . . . .

Recommended Circuit Component Spares •• 0 . . . .

Mechanical Spare Parts 0 0 • • • • 0 . . . .

Sample Exercise Loop 0 • • 0 0 0 • • 0 0 0 0 • • 0 0 • • • • • • • •

Sa!Tlple Diagnostic Loop I t . ' • • OD 0 0 . . . 0 0 • • 0 O • • • • •

DEC Document Number Format, ... . Document Categori es .• 0 0 0 • • • 0 0 0 0 • • • • • • • • • • • •

xvii

4-39 5-12 8-14 11-5

11-10 11-16 11-17 11-18 11-20 11-22 11-45 11-45 11-53 11-54

(18)

Références

Documents relatifs

For the impact of long-wave radiative exchanges, three modalities: the building exchanges with the sky without taking into account the masks of the environment and

Thus, in all compound tenses (i.e. tenses where an auxiliary is required, such as the passé composé), adverbs are placed right after the auxiliary and just before the past

Subject to the conditions of any agreement between the United Nations and the Organization, approved pursuant to Chapter XVI, States which do not become Members in

Although the pattern of results obtained in Experiment 1 and shown in Figure 4 appears quite similar to that predicted by some dual models, especially in the case of well-

Le présent document spécifie la syntaxe d'une commande IDLE, qui va permettre à un client de dire au serveur qu'il est prêt à accepter de telles mises à jour en temps

We have demonstrated that, when an information model is used to defined standards for exchange of data, validation of such data is better done at the semantic level. We

I It can be chosen such that the components with variance λ α greater than the mean variance (by variable) are kept. In normalized PCA, the mean variance is 1. This is the Kaiser

Nonetheless, despite the first promising results obtained from global GPS data reanalysis [Wöppelmann et al., 2009], the long-term sea level application is demanding in terms